电子开发网

电子开发网电子设计 | 电子开发网Rss 2.0 会员中心 会员注册
搜索: 您现在的位置: 电子开发网 >> 电子开发 >> 555电子电路 >> 正文

NE555延时输出高电平电路图

作者:佚名    文章来源:本站原创    点击数:    更新时间:2017/11/28

NE555延时输出高电平电路图
555为8脚集成电路,见下图。8脚是电压输入端,电压为5~18V,以UCC表示;从分压器上看出,上比较器A的5脚接在R1和R2之间,所以5脚的电压固定在2UCC/3上;下比较器B接在R2与R3之间,B的同相输入端电位被固定在UCC/3上。

NE555集成电路内部结构图 


    NE555的1脚为地。2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器A的6脚和下比较器B的2脚控制。当触发器接受上比较器A从6脚输入的高电平时,触发器被置于复位状态,3脚输出低电平;2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。6脚只对高电平起作用,低电平对它不起作用,即输入电压大于2Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。4脚是复位端,当4脚电位小于0.4V时,不管2、6脚状态如何,输出端3脚都输出低电平。5脚是控制端。7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。
    用NE555构成的开机延时输出高电平电路如下。当开机接通电源后,由于电容C来不及充电,555时基电路的②、⑥脚处于高电平,③脚输出低电平。随着电容C充电,②、⑥脚电位下降。直到②脚低于Vcc的1/3时,电路状态发生翻转,③脚由低变高,并一直保持下去。开机延时时间tW=1.1RC。例:C=100uF、R=100k,则延时约11s。图中的二极管VD是为电源断电后电容C放电设置的。

    当Vcc取12V,③脚接12VDC微型双列直插继电器,延时期间电流为6mA,延时结束继电器吸合时的电流为20mA。

     开机延时电路常用于外置汽车导航、行车记录仪等设备的电源接入,以避免这些设备在汽车启动时由短时失电导致的设备重启。通常用本电路延时10s,就足以使外置设备躲过汽车点火启动过程,等到汽车启动结束,电源电压恢复正常后,再给设备供电。

NE555延时输出高电平电路图 

Tags:延时输出高电平,NE555,555电路图  
责任编辑:admin
请文明参与讨论,禁止漫骂攻击,不要恶意评论、违禁词语。 昵称:
1分 2分 3分 4分 5分

还可以输入 200 个字
[ 查看全部 ] 网友评论
关于我们 - 联系我们 - 广告服务 - 友情链接 - 网站地图 - 版权声明 - 在线帮助 - 文章列表
返回顶部
刷新页面
下到页底
晶体管查询