电子开发网

电子开发网电子设计 | 电子开发网Rss 2.0 会员中心 会员注册
搜索: 您现在的位置: 电子开发网 >> 电子开发 >> 振荡信号电路 >> 正文

LC并联谐振电路分析方法及思路

作者:佚名    文章来源:本站原创    点击数:    更新时间:2018/12/27

 LC并联谐振电路是一个常用电路。如下图所示是LC并联谐振电路,电容和电感并联构成LC并联谐振电路。

LC并联谐振电路 LC并联谐振电路


  LC并联谐振电路特性比较复杂,在众多的特性中首先需要掌握它的阻抗特性,如下图所示是LC并联谐振电路阻抗特性曲线。

LC并联谐振电路阻抗特性曲线 

  1.谐振时阻抗特性理解方法LC并联谐振电路工作原理分析需要分成三个频点、频段进行,即谐振时、输入信号频率高于谐振频率和输入信号频率低于谐振频率。

  当输入信号频率等于谐振频率时,电路发生谐振,LC并联谐振电路的阻抗处于最大状态,且可等效一只纯电阻,此时流过整个谐振电路的信号电流最小。电路中分析中,这一点最为重要。

  记住一点:LC并联谐振电路的阻抗特性与LC串联谐振电路的阻抗恰好相反,在记住了一种电路的阻抗特性后就能方便记住另一种电路阻抗特性。

  2.电路失谐时阻抗特性理解方法当输入信号频率高于或低于谐振频率时,LC并联电路处于失谐状态,电路阻抗都比谐振时小。

  当频率高于谐振频率时,LC并联电路阻抗下降,且等效成一只电容,因为频率升高电容C1容抗下降,电感L1感抗升高,在并联电路中起主要作用的是阻抗小的元器件,所以这时阻抗下降的同时等效成一只电容。

  当频率低于谐振频率时,LC并联电路阻抗也是下降,但是等效成一只电感,因为频率降低电容C1容抗增大,电感L1感抗下降,在并联电路中起主要作用的是阻抗小的电感L1,所以这时阻抗下降的同时等效成一只电感。

  3.电路分析中的细节掌握从LC并联谐振电路阻抗特性曲线中可以看出,在频率为f0频点处谐振电路阻抗为最大,频率高于或低于f0时阻抗都在下降,对信号的处理强度弱于在频率为f0时情况,频率愈是高于或低于f0时,阻抗愈小,LC并联谐振电路对信号处理的能力愈来愈弱,在电路分析中要意识到这一点。

Tags:并联谐振,LC并联谐振电路,LC并联  
责任编辑:admin
请文明参与讨论,禁止漫骂攻击,不要恶意评论、违禁词语。 昵称:
1分 2分 3分 4分 5分

还可以输入 200 个字
[ 查看全部 ] 网友评论
关于我们 - 联系我们 - 广告服务 - 友情链接 - 网站地图 - 版权声明 - 在线帮助 - 文章列表
返回顶部
刷新页面
下到页底
晶体管查询